多项选择题
由74161构成的时序电路如图所示,试问该电路中74161的输出端QD相对于时钟输入CLK是几分频?QD输出信号的占空比是多少?()
A.QD相对于时钟输入CLK是10分频B.QD输出信号的占空比是50%或1/2C.QD输出信号的占空比是25%或1/4D.QD相对于时钟输入CLK是8分频
多项选择题 自选器件设计一个串入串出电路,要求该电路的输出信号F比输入信号X延迟3个CLK时钟周期。正确的电路有()。
多项选择题 由74160构成的分频电路如图所示,CLK输入信号频率为10KHz,X为控制信号。分析该电路在X=0和X=1时的计数模值M和输出频率f分别为()。
多项选择题 一个时序电路的状态图如图所示,分析该状态图(设初态为S0)。该电路为()。